Go to page
 

Bibliographic Metadata

Title
Elektromagnetische Störfestigkeitsprobleme in integrierten Schaltungen aufgrund elektrostatischer Entladungen
AuthorOstermann, Timm
Published in
e & i Elektrotechnik und Informationstechnik, 2018, Vol. 135, Issue 1, page 24-29
PublishedSpringer Vienna, 2018
LanguageGerman
Document typeJournal Article
Keywords (DE)EMV / ESD / IC / oft / Failure
Keywords (EN)EMC / ESD / IC / Soft / Failure
ISSN1613-7620
URNurn:nbn:at:at-ubl:3-1013 Persistent Identifier (URN)
DOI10.1007/s00502-018-0592-9 
Restriction-Information
 The work is publicly available
Files
Elektromagnetische Störfestigkeitsprobleme in integrierten Schaltungen aufgrund elektrostatischer Entladungen [4.14 mb]
Links
Reference
Classification
Abstract (German)

Der vorliegende Beitrag beschäftigt sich mit elektromagnetischen Störfestigkeitsproblemen in Form von ,,Soft Failure“ in integrierten Schaltungen aufgrund von Störeinkopplungen in Ein- und Ausgangs-Padzellen aus den VDD Core und IO-Versorgungen im Bereich des Padframes. Als Testobjekt dient ein speziell entworfener Test-Chip in einer 180-nm-Technologie. Durch eine detaillierte Modellierung der Leitungen/Substrats des Test-ASIC mit entsprechenden RLC-Elementen können die jeweilige Messung mit einer Simulation verglichen und die Ergebnisse analysiert werden.

Abstract (English)

The paper deals with electromagnetic susceptibility problems in terms of “Soft Failure” in integrated circuits due to interferences in input and output pad cells from the VDD core and IO supplies in the area of the pad frame. The test object is a specially designed test chip in a 180 nm technology. By a detailed modeling of the interconnects/substrate of the test ASIC with corresponding RLC elements the respective measurement can be compared with a simulation and the results analyzed.

Stats
The PDF-Document has been downloaded 2 times.
License
CC-BY-License (4.0)Creative Commons Attribution 4.0 International License